專(zhuān)利名稱(chēng):一種芯片調(diào)試接口裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及對(duì)芯片進(jìn)行編程和/或調(diào)試的接口調(diào)試裝置。
技術(shù)背景目前對(duì)芯片進(jìn)行編程和/或調(diào)試技術(shù)大都采用在計(jì)算機(jī)中提供一種背景調(diào)試模式接口,利用匹配所述背景調(diào)試模式接口的調(diào)試設(shè)備連接CPU和芯片,并對(duì)芯片進(jìn)行相應(yīng)的編程或性能測(cè)試。 一般這種調(diào)試設(shè)備分為專(zhuān)用的調(diào)試頭和簡(jiǎn) 易調(diào)試頭兩種。專(zhuān)用的調(diào)試頭接收和發(fā)送功能只能進(jìn)行串行進(jìn)行通訊,而且不 能同時(shí)實(shí)現(xiàn)接收和發(fā)送功能,而且價(jià)格昂貴。筒易的調(diào)試頭類(lèi)似于一4艮電纜, 一段通過(guò)并口電纜與計(jì)算機(jī)進(jìn)行通訊,另一端與芯片連接。這樣的簡(jiǎn)易調(diào)試頭 使用簡(jiǎn)單,但是其處理速度非常慢,例如對(duì)芯:片的燒寫(xiě),速度非常的慢,大約512k大小的文件大約需要至少5分鐘的時(shí)間。一直以來(lái),技術(shù)人員釆取了多種多樣的技術(shù)來(lái)解決以上的問(wèn)題,例如中國(guó) 專(zhuān)利CN200510078460. 7公開(kāi)了一種快速編程/調(diào)試設(shè)備,包括與計(jì)算機(jī)連接的 并口及用于與芯片連接的編程/調(diào)試接口 ,其采用與所述并口連接的發(fā)送先進(jìn)先 出模塊和接收先進(jìn)先出模塊,與編程/調(diào)試接口連接的移位發(fā)送器、移位接收器信號(hào)輸入口。該專(zhuān)利技術(shù)雖然具有操作簡(jiǎn)單、編程/調(diào)試速度快等優(yōu)點(diǎn)。但是現(xiàn) 在越來(lái)越多的普通PC機(jī)和筆記本電腦都已經(jīng)去掉了并口的設(shè)計(jì),使得利用普通 的PC機(jī)和筆記本電腦即時(shí)進(jìn)行芯片調(diào)試變得很不方便。而需要使用專(zhuān)有的并行 接口的計(jì)算機(jī)來(lái)進(jìn)行調(diào)試工作。發(fā)明內(nèi)容本發(fā)明的一個(gè)目的是提供一種方便的芯片調(diào)試接口裝置。 為解決上述問(wèn)題,本發(fā)明釆用以下技術(shù)方案一種芯片調(diào)試接口裝置,包括USB端口,用來(lái)連接信息處理設(shè)備;"C端口,用來(lái)連接芯片;主處理裝置,用來(lái)分別支持USB端口和I2C端口的數(shù)據(jù)傳 輸,所述尸C端口、 USB端口通過(guò)主處理裝置互相控制;所述主處理裝置包括第 一通用控制接口,第二通用控制接口;所述/2c端口包括數(shù)據(jù)傳送口,時(shí)鐘控制 口,所述第一通用控制接口連接數(shù)據(jù)傳送口進(jìn)行數(shù)據(jù)傳送接收,所述第二通用 控制接口連接時(shí)鐘控制口進(jìn)行時(shí)鐘信息傳送接收;所述USB端口包括差分信號(hào) 接口,所述主處理裝置還包括差分信號(hào)輸出接口,所述差分信號(hào)接口連接差分 信號(hào)輸出接口 ,用來(lái)進(jìn)行差分信號(hào)的傳輸和接收。上述第一通用控制接口和數(shù)據(jù)傳送口之間還連接一個(gè)第 一保護(hù)裝置,用來(lái) 進(jìn)行數(shù)據(jù)隔離保護(hù);第二通用控制接口和時(shí)鐘控制口之間還連接一個(gè)第二保護(hù) 裝置,用來(lái)進(jìn)行數(shù)據(jù)隔離保護(hù)。上述第一保護(hù)裝置和第二保護(hù)裝置都是一個(gè)M0S管,所述M0S管一端和電 源連接,并通過(guò)一個(gè)電容和地連4矣。上述芯片調(diào)試接口裝置還包括第三電源接口、接地接口和電源,所述第 三電源接口和電源連接,接地接口接地;所述第三電源接口為獨(dú)立供電,所述 第三電源接口包括第 一供電接口和第二供電接口,第 一供電接口直接連接電源, 第二供電接口和接地接口之間通過(guò)一個(gè)并聯(lián)電路連接,所述并聯(lián)電路為1個(gè)去 耦電容和1個(gè)濾波電容并聯(lián)。上述尸C端口的數(shù)據(jù)傳送口 、時(shí)鐘控制口分別通過(guò)一個(gè)上拉電阻和電源連接。上述差分信號(hào)接口和差分信號(hào)輸出接口之間連接一個(gè)保護(hù)裝置,用來(lái)進(jìn)行 USB的匹配和保護(hù)。上述USB端口還包括第一電源接口,通過(guò)l個(gè)去耦電容和1個(gè)濾波電容并 聯(lián)組成的并J(關(guān)電路和電源連4妄。上述差分信號(hào)接口和差分信號(hào)輸出接口之間連接一個(gè)保護(hù)裝置,用來(lái)進(jìn)行 USB的匹配和保護(hù)。上述電源為+3. 3V或+5V。本發(fā)明主要是一種芯片調(diào)試接口裝置,主要的設(shè)計(jì)思路是芯片調(diào)試接口裝置包括USB端口,用來(lái)連接信息處理設(shè)備;尸C端口,用來(lái)連接芯片;主處理 裝置,用來(lái)分別支持USB端口和12C端口的數(shù)據(jù)傳輸,所述/2c端口、 USB端口 通過(guò)主處理裝置互相控制。這樣根據(jù)待測(cè)芯片的類(lèi)型以及芯片接口可以方便的 連接芯片。再根據(jù)信息處理設(shè)備的類(lèi)型和接口來(lái)連接信息處理設(shè)備。而且本發(fā) 明的芯片調(diào)試接口裝置的/2c端口和USB端口可以互相控制信號(hào)輸出輸入。這樣 的設(shè)計(jì)極大的方便的可編程芯片的調(diào)試工作。以下結(jié)合附圖對(duì)本發(fā)明進(jìn)行詳細(xì) 說(shuō)明,本發(fā)明的這些及其他目的、特征、方面和優(yōu)點(diǎn)將變得更加明顯。
圖l是本發(fā)明芯片調(diào)試接口裝置實(shí)施例的結(jié)構(gòu)示意圖; 圖2是本發(fā)明芯片調(diào)試接口裝置實(shí)施例的具體電路框圖。
具體實(shí)施方式
為了使本技術(shù)領(lǐng)域的人員更好地理解本發(fā)明方案,并使本發(fā)明的上述目的、 特征和優(yōu)點(diǎn)能夠更加明顯易懂,下面結(jié)合實(shí)施例及實(shí)施例附圖對(duì)本發(fā)明作進(jìn)一 步詳細(xì)的說(shuō)明。本發(fā)明芯片調(diào)試接口裝置包括第一端口,用來(lái)連接信息處理設(shè)備。所述 信息處理設(shè)備可以是計(jì)算機(jī)、帶信息處理設(shè)備的電視機(jī)、POD或其他信息處理設(shè) 備。以計(jì)算機(jī)為例,第一端口根據(jù)計(jì)算機(jī)連接端口的特點(diǎn)進(jìn)行相應(yīng)設(shè)計(jì)。如計(jì) 算才幾連4^端口為USB端口 ,所述的第一端口相應(yīng):^殳計(jì)為USB^^妻口,和USB端口 的計(jì)算機(jī)連接,保證本發(fā)明的接口調(diào)試裝置與計(jì)算機(jī)正常通訊。同理,以帶信 息處理設(shè)備的電視機(jī)為例,電視機(jī)的信息處理接口為HDMI端子,所述本發(fā)明接 口調(diào)試裝置的第一端口相應(yīng)設(shè)計(jì)為HDMI接口端子,與電視機(jī)連接。第二端口,用來(lái)連接芯片。目前的芯片大都采用/2c接口,故第二端口相應(yīng) 設(shè)計(jì)為"C接口與芯片連接。主處理裝置,用來(lái)分別支持第一端口和第二端口的數(shù)據(jù)傳輸,所述第一端 口、第二端口通過(guò)主處理裝置互相控制。圖1為本發(fā)明芯片調(diào)試接口裝置實(shí)施例的具體電路圖,本發(fā)明芯片調(diào)試接口裝置具體包括主處理裝置l,具體為芯片。第一端口 2,具體電路設(shè)計(jì)為芯 片,第二端口 3,具體電路設(shè)計(jì)為芯片。第一端口 2具體是USB接口插座,通過(guò)USB線和計(jì)算機(jī)的USB接口連接。 包括第一電源接口 10、差分接口 29。第一電源接口 IO通過(guò)一個(gè)并聯(lián)電路和 電源7進(jìn)行連接,所述并聯(lián)電路分別由一個(gè)去耦電容13和濾波電容14并聯(lián)組 成的。所述去耦電容13和濾波電容14可以使第一電源接口接收到的電源更干 凈。所述電源7為+ 3. 3V或+5V。所述差分接口 29,接收和傳送差分信號(hào)。并連 接芯片1的連接差分信號(hào)輸出接口 28,用來(lái)進(jìn)行差分信號(hào)的傳輸和接收。差分 接口 29和差分信號(hào)輸出接口 28之間還連接了一個(gè)保護(hù)裝置30。保護(hù)裝置主要 是USB匹配和保護(hù)電阻。所述差分接口 29的輸入是兩個(gè)信號(hào)的輸入,這兩個(gè)信 號(hào)的差值為有效輸入信號(hào),這兩個(gè)信號(hào)的輸出是對(duì)這兩個(gè)輸入信號(hào)之差的放大。 如果電路中存在干擾信號(hào),會(huì)對(duì)這兩個(gè)輸入信號(hào)產(chǎn)生相同的干擾,通過(guò)差分信 號(hào)的輸入和輸出,二者之差,干擾信號(hào)的有效輸入就為零。從而達(dá)到抗共模干 擾的目的。故差分接口 29包括負(fù)差分接口 11、正差分接口 12。芯片1的連接 差分信號(hào)輸出接口包括負(fù)差分輸出接口 15和正差分輸出接口 16。負(fù)差分接口 11、正差分接口 12分別連接芯片1的負(fù)差分輸出接口 15、正差分輸出接口 16 連接,為了進(jìn)一步保護(hù)負(fù)差分接口 11、正差分接口 12接收到的信號(hào),負(fù)差分接 口 11串聯(lián)了一個(gè)保護(hù)裝置如電阻17和負(fù)差分輸出接口 15連接,正差分接口 12 串聯(lián)了一個(gè)保護(hù)裝置如電阻18和正差分輸出接口 16連接。保護(hù)裝置(電阻17 和電阻18)分別是負(fù)差分接口 11和正差分接口 12的USB匹配和保護(hù)電阻。第二端口 3具體是/2c插座,通過(guò)接口連線與待調(diào)試和/或檢測(cè)的芯片連接。 芯片3的接口包括第二電源接口 4、數(shù)據(jù)傳送口 5,時(shí)鐘控制口 6。第二電源 接口 4、數(shù)據(jù)傳送口 5、時(shí)鐘控制口 6并聯(lián)接電源7,所述電源7為+ 3. 3V或+5V。 在該并聯(lián)電路中,其中數(shù)據(jù)傳送口 5還串聯(lián)一個(gè)上拉電阻8,時(shí)鐘控制口 6還串 聯(lián)一個(gè)上拉電阻9。上拉電路8和上拉電阻9分別保護(hù)數(shù)據(jù)傳送口 5和時(shí)鐘控制 口 6不受電流太高而受到損壞,而且由于尸C插座都是集電極開(kāi)路輸出,故需要 上位電阻進(jìn)行連接。數(shù)據(jù)傳送口 5和時(shí)鐘控制口 6分別和芯片1的第一通用4妄口 20和第二通用接口 21連接。主處理裝置l包括第三電源接口 19、第一通用控制接口 20、第二通用控 制接口 21。第三電源接口 19連接電源7,所述第三電源接口可以集中得到供電, 也可以單獨(dú)劃分為幾個(gè)部分獨(dú)立供電。當(dāng)?shù)谌娫唇涌?19單獨(dú)劃分為幾個(gè)部分 獨(dú)立供電時(shí),其中包括第一個(gè)供電接口部分直接連接電源7。第二個(gè)供電接口 部分和芯片1的接地的接地接口 24之間并聯(lián)1個(gè)去耦電容26和1個(gè)濾波電容 27。所述電源7為+3. 3V或+5V。第一通用控制接口 20通過(guò)串聯(lián)一個(gè)第一保護(hù)裝 置22和芯片3的數(shù)據(jù)傳送口 5連接。第二通用控制接口 21也通過(guò)串聯(lián)一個(gè)第 二保護(hù)裝置23和芯片3的時(shí)鐘控制口 6連接。所述第一保護(hù)裝置和第二保護(hù)裝 置起到數(shù)據(jù)隔離保護(hù)的作用,防止外部靜電還有插拔瞬間的脈沖對(duì)芯片造成損 壞。所述第一保護(hù)裝置和第二保護(hù)裝置具體都可采用M0S管。所述M0S管22、 M0S管23同時(shí)連接到電源7。 M0S管22、 M0S管23和接地接口 24之間通過(guò)一個(gè) 去耦電容25進(jìn)行連接。以上所述,僅為本發(fā)明的具體實(shí)施方式
,本發(fā)明的保護(hù)范圍并不局限于此, 任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到的變 化或替換,都應(yīng)涵蓋在本發(fā)明的保護(hù)范圍之內(nèi)。本發(fā)明的保護(hù)范圍應(yīng)該以權(quán)利 要求所界定的保護(hù)范圍為準(zhǔn)。
權(quán)利要求
1、一種芯片調(diào)試接口裝置,包括USB端口,用來(lái)連接信息處理設(shè)備;I2C端口,用來(lái)連接芯片;主處理裝置,用來(lái)分別支持USB端口和I2C端口的數(shù)據(jù)傳輸,所述I2C端口、USB端口通過(guò)主處理裝置互相控制;所述主處理裝置包括第一通用控制接口,第二通用控制接口;所述I2C端口包括數(shù)據(jù)傳送口,時(shí)鐘控制口,所述第一通用控制接口連接數(shù)據(jù)傳送口進(jìn)行數(shù)據(jù)傳送接收,所述第二通用控制接口連接時(shí)鐘控制口進(jìn)行時(shí)鐘信息傳送接收;所述USB端口包括差分信號(hào)接口,所述主處理裝置還包括差分信號(hào)輸出接口,所述差分信號(hào)接口連接差分信號(hào)輸出接口,用來(lái)進(jìn)行差分信號(hào)的傳輸和接收。
2、 根據(jù)權(quán)利要求1所述的芯片調(diào)試接口裝置,其特征在于所述第一通用 控制接口和數(shù)據(jù)傳送口之間還連接一個(gè)第 一保護(hù)裝置,用來(lái)進(jìn)行數(shù)據(jù)隔離保護(hù); 第二通用控制接口和時(shí)鐘控制口之間還連接一個(gè)第二保護(hù)裝置,用來(lái)進(jìn)行數(shù)據(jù)隔 離保護(hù)。
3、 根據(jù)權(quán)利要求2所述的芯片調(diào)試接口裝置,其特征在于所述第一保護(hù) 裝置和第二保護(hù)裝置都是一個(gè)MOS管,所述MOS管一端和電源連接,并通過(guò)一個(gè) 電容和地連接。
4、 根據(jù)權(quán)利要求3所述的芯片調(diào)試接口裝置,其特征在于所述芯片調(diào)試 接口裝置還包括第三電源接口、接地接口和電源,所述第三電源接口和電源連 接,接地接口接地;所述第三電源接口為獨(dú)立供電,所述第三電源接口包括第一 供電接口和第二供電接口,第一供電接口直接連接電源,第二供電接口和接地接 口之間通過(guò)一個(gè)并聯(lián)電路連接,所述并聯(lián)電路為1個(gè)去耦電容和1個(gè)濾波電容并 聯(lián)。
5、 根據(jù)權(quán)利要求4所述的芯片調(diào)試接口裝置,其特征在于所述/亇端口 的數(shù)據(jù)傳送口 、時(shí)鐘控制口分別通過(guò)一個(gè)上4i電阻和電源連接。
6、 根據(jù)權(quán)利要求1至5任一所述的芯片調(diào)試接口.裝置,其特征在于所述 差分信號(hào)接口和差分信號(hào)輸出接口之間連接一個(gè)保護(hù)裝置,用來(lái)進(jìn)行USB的匹配和保護(hù)。
7、 根據(jù)權(quán)利要求4或5所述的芯片調(diào)試接口裝置,其特征在于所述USB 端口還包括第一電源接口 ,通過(guò)1個(gè)去耦電容和1個(gè)濾波電容并聯(lián)組成的并聯(lián)電 路和電源連接。
8、 根據(jù)權(quán)利要求7所述的芯片調(diào)試接口裝置,其特征在于所述差分信號(hào) 接口和差分信號(hào)輸出接口之間連接一個(gè)保護(hù)裝置,用來(lái)進(jìn)行USB的匹配和保護(hù)。
9、 根據(jù)權(quán)利要求8所述的芯片調(diào)試接口裝置,其特征在于所述電源為+ 3. 3V 或+5V。
全文摘要
本發(fā)明為一種芯片調(diào)試接口裝置,包括USB端口,用來(lái)連接信息處理設(shè)備;I<sup>2</sup>C端口,用來(lái)連接芯片;主處理裝置,用來(lái)分別支持USB端口和I<sup>2</sup>C端口的數(shù)據(jù)傳輸,所述I<sup>2</sup>C端口、USB端口通過(guò)主處理裝置互相控制;所述主處理裝置包括第一通用控制接口,第二通用控制接口;所述I<sup>2</sup>C端口包括數(shù)據(jù)傳送口,時(shí)鐘控制口,所述第一通用控制接口連接數(shù)據(jù)傳送口進(jìn)行數(shù)據(jù)傳送接收,所述第二通用控制接口連接時(shí)鐘控制口進(jìn)行時(shí)鐘信息傳送接收;所述USB端口包括差分信號(hào)接口,所述主處理裝置還包括差分信號(hào)輸出接口,所述差分信號(hào)接口連接差分信號(hào)輸出接口,用來(lái)進(jìn)行差分信號(hào)的傳輸和接收。
文檔編號(hào)G06F11/36GK101290607SQ20081001652
公開(kāi)日2008年10月22日 申請(qǐng)日期2008年5月31日 優(yōu)先權(quán)日2008年5月31日
發(fā)明者勇 劉, 嘉 楊, 楊元成, 肖龍光 申請(qǐng)人:青島海信電器股份有限公司